​台积电5nm投资加速

2019-10-15 14:00:12 来源: 半导体行业观察

来源:内容来自「 工商时报 」,谢谢。


晶圆代工龙头台积电第三季法人说明会将于17日登场,由总裁魏哲家及新任财务长黄仁昭共同主持。 台积电今年资本支出维持在110亿美元高标,市场预期将聚焦5奈米大投资计划,包括Fab 18厂第一期于明年3月之后进入量产,第二期及第三期产能建置会在明、后两年完成并投入量产,2022年全产能投片下5纳米晶圆年产能将逾100万片规模。


设备业者推估台积电2020年资本支出将上看120~130亿美元,最主要投资项目是5纳米极紫外光(EUV)产能建置,且2021年资本支出将因Fab 18厂3纳米项目启动而持续提升。


法人看好包括厂务工程厂汉唐、再生晶圆厂昇阳半及中砂、EUV光罩盒厂家登、晶圆测试卡厂精测、硅晶圆厂环球晶、检测服务厂宜特及闳康等台积电大联盟伙伴直接受惠。


台积电5纳米可说是集技术之大成。 其7纳米加强版(N7+)已採用EUV微影技术量产,因已走过新技术学习曲线,5纳米导入EUV速度加快且良率提升符合预期。 与7奈米制程相较,5纳米晶片密度增加80%,在同一运算效能下可降低15%功耗,在同一功耗下可提升30%运算效能。 而且,5纳米也首度采用极低临界电压(ELVT)电晶体的超低功耗设计,在ELVT运算下仍可提升25%运算效能。


再者,台积电会在5纳米量产后一年推出5纳米加强版(N5+),与5纳米制程相较,在同一功耗下可再提升7%运算效能,或在同一运算效能下可再降低15%功耗。 N5+制程将在2020年第一季开始试产,2021年进入量产。


台积电亦会在5纳米制程世代,搭配推出3D芯片封装制程,以因应客户在高效能运算及5G等应用需求,其中包括相同晶片尺寸及製程的晶圆堆叠晶圆封装、芯片堆叠在晶圆上的系统整合单芯片封装等两大主轴。 业界看好台积电3D芯片堆叠封装方案,能够整合多个非常邻近的异构小芯片并提供更佳的系统效能。


据法人推测,台积电将5纳米是7纳米之后重大节点,在芯片密度、运算效能、降低功耗等各方面提升均有显著效益,包括苹果、华为海思、超微、赛灵思(Xilinx)、英伟达(NVIDIA)、博通等大客户都会委由台积电量产5纳米芯片或处理器,至于高通5纳米订单预期也将重回台积电投片。

*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。


今天是《半导体行业观察》为您分享的第2098期内容,欢迎关注。

推荐阅读


SiC市场将迎来大爆发

半导体的思考

你追我赶的英特尔和台积电


半导体行业观察

半导体第一垂直媒体

实时 专业 原创 深度


识别二维码 ,回复下方关键词,阅读更多

AI| 射频 EDA|晶圆|CMOS |DRAM 集成电路 英特尔



回复 投稿 ,看《如何成为“半导体行业观察”的一员 》

回复 搜索 ,还能轻松找到其他你感兴趣的文章!

责任编辑:Sophie
半导体行业观察
摩尔芯闻

热门评论