纳能微推出多协议通用视频接口物理层 IP核 ---GVI

2020-03-03 14:38:05 来源: 互联网
2020年1月,成都纳能微电子发布了一款面向SOC/ASIC 芯片的多协议通用视频接口(General Video Interface: GVI)物理层PHY IP核. GVI PHY IP 是专门为智能电视、投影设备、监控芯片、显示器及其他各类高清视频显示芯片而设计的多通道多协议视频传输PHY IP核,可以满足eDP, MIPI, VByOne 等主流视频接口协议的电气特性要求和传输数据率要求,同时向后兼容传统LVDS视频传输技术。GVI 接口的兼容性,低功耗小面积及通道数可随意配置的特点,为视频类SOC客户在选择接口IP核上提供了极大的便利与灵活性。

作为视频像素的主流传输协议,LVDS技术曾经广泛的应用于电视、平板、笔记本电脑及内置LCD显示屏的设备中。 随着高清画面的应用增长即显示分辨率的不断提升,LVDS已经无法适应高带宽和低功耗的需求,成为了一种过时的接口。在此基础上,MIPI、DP/eDP、VByOne 等视频接口技术成为了主流,而纳能微GVI IP核则应运而生,完成了对这些视频技术的电气特性的通用兼容,使客户有机会在SOC芯片中方便的采用不同视频接口,并进行自由切换。

MIPI,即移动产业处理器接口(Mobile Industry Processor Interface)。 是MIPI联盟发起的为移动应用处理器制定的开放标准和一个规范。MIPI定义了一套接口标准,把移动设备内部的接口如摄像头、显示屏、基带、射频接口等标准化,从而增加设计灵活性,同时降低成本、设计复杂度、功耗和EMI。

V-by-One HS是由日本赛恩公司指定的适用于平板显示器的信号传输接口标准。目前广泛应用在多功能打印机等办公设备、车载娱乐设备、机器人、安防系统等领域。V-by-One HS除了包含SerDes技术以外,还采用了时钟信号恢复等技术,使得每对线的最大传输速度达到了3.75Gbp,并解决了时滞问题,同时还降低了EMI干扰及功耗。此外,由于传输信号对数的减少,使得配线及连接器的用量相应减少进而可以实现整体成本的降低。VByOne 目前的主要应用领域,是在大尺存显示器和电视产品中替代LVDS技术。

eDP是一种基于DisplayPort架构和协议的一种内部数字接口,在支持高清视频信号传输的同时也加入了对高清音频信号的传输,支持更高的分辨率和刷新率。适用于平板电脑、笔记本、一体机、未来新型大屏幕高分辨率手机。

纳能微发布的GVI PHY IP核,可以在接口电气特性层面满足上述多种视频信号串行通讯标准,使有视频接口设计需求SOC/ASIC 的客户能灵活的在各种下一代高速视频接口协议间进行切换,享受到GVI IP的超低功耗和小面积带来的芯片设计上的优势,同时也能在特定应用场景下,完成对固有LVDS传输模式的兼容,可谓一举多得。

纳能微目前已经在多个代工厂的28nm 22nm 和40nm 节点推出了GVI IP 并完成了硅验证和多次客户量产,最大通道集成度达到24 lanes的水平。

关于纳能微:

成都纳能微电子有限公司位于成都市高新区,是一家由海归牵头的高科技集成电路数模混合IP核研发企业,专注于集成电路自主知识产权IP核研发和持续创新,拥有PCIE、USB3.0/3.1、SATA、RapidIO、JESD204B和GVI等下一代高速串行数据传输技术的物理层实现等多项核心技术,从0.13um到 14nm 工艺节点已经完成了大量物理层接口类IP核的授权及设计服务,客户包括国内外知名企业和研究单位,在高速接口芯片设计领域处于国内领先水平。

纳能微是四川省高新技术企业,拥有混合IP设计、验证、测试与技术支持等团队,核心团队平均10年工业界工作经验,目前纳能微已拥有20余项专利等自有知识产权。

纳能微主要产品包括:

● GVI 通用视频接口收发器PHY IP
● USB3.0 PHY IP核
● USB3.1 Type-C PHY IP核
● PCIE Gen1/Gen2/Gen3/Gen4 PHY IP核
● SATA 1/2/3 PHY IP核
● JESD204B 物理层收发器 IP
● RapidIO/XAUI/SGMII SERDES IP
● 1.25G - 12.5G 通用SERDES IP核 
● 多路LVDS 收发器IP
● 5000V ESD 模拟IO 库IP
● LDO/PLL/RC oscillator 等IP
● USB2.0/USB1.1 PHY 接口IP
 
责任编辑:sophie

相关文章

半导体行业观察
摩尔芯闻

热门评论