科普:什么是DFT
-
什么是Design for Tesability,我们为什么需要它? -
芯片在制造过程中的问题 -
解决问题的办法:DFT -
DFT的作用 -
测试时序电路 -
优化芯片制造过程 -
DFT可以永久的消除故障吗?
-
验证和测试的关系? -
验证和测试的不同点 -
职业选择?验证 vs DFT
-
术语介绍 -
测试的分类 -
芯片失效的来源 -
失效的分类
-
DFT技术详解 -
专用DFT技术 -
结构化DFT技术
-
总结
1.什么是Design for Tesability,我们为什么需要它?

-
密度问题:随着纳米技术的出现,芯片制造过程越来越复杂。设计的晶体管越来越小,沟道长度越来越小,后端连线也越来越密集。现在的芯片,普遍有数十亿个晶体管,所以,两根导线之间短路或断路的概率很大,这些是错误或者故障的来源。关键是,在设计和制造过程中可能会出现大量此类错误。综上所述,晶体管密度的增加,芯片失效的可能性大大增加。
-
软件问题:此外,除了制造过程的defect,用于设计芯片的EDA软件的bug或者工程师的失误,也会造成芯片失效。
-
应用问题:在一些关键应用中,我们无法承受芯片的故障。例如,在医疗行业,设备控制器中的单个故障甚至会造成个人生命危险。对于使用低温燃料运行的火箭或航天飞机,其控制芯片需要在较宽的温度范围内工作。因此,这些芯片的测试条件应针对特定的环境且在极端条件上进行,以防止使用过程中发生任何故障。
-
维护问题:万一未来发生故障,为了进行维修或者保养,我们需要精准定位问题。由于PCB尺寸不断缩小,因此用万用表测试已经无法定位问题,而且模块化设计正朝着SoC设计的方向发展,从而失去了相关性,最后使维护过程变得更加昂贵。
-
商业问题:如果发现设计的芯片存在故障,最终会转化为公司的重大损失。稍后我们将讨论如何及时发现故障来降低成本。
-
拒绝有故障的芯片(品控)
-
监控和提高制造能力
2. 验证和测试的关系

3. 术语介绍
-
Testing: An experiment in which the system is put to work and its resulting response is analyzed to ascertain whether it behaved correctly -
Diagnosis: Process for locating the cause of misbehavior in the circuit if it happened
-
Defect: Refers to a flaw in the actual hardware or eleectronic system -
Fault: it is a model or representation of defect for analyzing in a computer program -
Error: it is caused by a defect and happens when a fault in hardware causes line/gate output to have a wrong value -
Failure: this occurs when a defect causes misbehavior in the circuit of functionality of a system and cannot be reversed or recovered -
Fault Coverage: Percentage of the total number of logic faults that can be tested using a given test set T -
Defect Level: Refers to the fraction of shipped parts that are defective. Or, the propotion of the faulty chip in which fault isn't detected and has been classified as good.
4. 测试的分类
-
Chip-level -
Board-level -
System-level
5. 芯片失效的来源
-
芯片制造,例如contact的短路或开路。 -
材料缺陷,例如基底材料的裂纹或缺陷,表面杂质等。 -
老化损耗,介电击穿,电子迁移等。 -
封装过程,接触点短路或断路等。
6. 故障的分类

7. DFT技术
-
Advantage
-
Drawbacks
-
Example
-
Advantage
-
Disadvantage
-
Example
-
scan path -
partial scan -
level sensitive scan -
BIST -
Boundary Scan
8. 总结
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2593内容,欢迎关注。
推荐阅读
半导体行业观察

『 半导体第一垂直媒体 』
实时 专业 原创 深度
识别二维码 ,回复下方关键词,阅读更多
晶圆|MCU |射频|封测|美国|苹果|华为|汽车芯片
回复
投稿
,看《如何成为“半导体行业观察”的一员 》
回复 搜索 ,还能轻松找到其他你感兴趣的文章!
相关文章
专栏更多
-
- 半导体行业观察
-
- 摩尔芯闻
最新新闻
热门文章 本日 七天 本月
- 1 了解半导体产业全貌,《半导体简史》新书正式发布!
- 2 助力电动车延长续航,TI推出全新芯片
- 3 厦门联芯成功通过智能制造能力成熟度四级评估
- 4 NVIDIA Metropolis引领AI革命,解决零售库存 “损耗” 难题
- 5 一文看懂先进封装